zen6这个互联桥有点像intel的EMIB,不如meteor lake
intel吧
全部回复
仅看楼主
吧务
level 13
朴素的圆 楼主
12核zen6 die 75mm2
这个面积说明zen6的晶体管数量基本没有增长
2025年02月16日 14点02分 1
吧务
level 13
朴素的圆 楼主
12核zen6 die,基于n2,75mm2
说明zen6分配给每个核心的晶体管数量基本没有增长
n2对比n4p芯片密度提升45%,差不多是8核到12核的增长幅度
zen6的ipc增长根据消息是10%,可能是zen6解决了zen5 单核只能用到4宽解码的问题,可以使用完整8宽,再加上其他小改进,最终在面积预算没有增加的情况下,得到一个非常好的ipc提升
2025年02月16日 14点02分 2
10%?[泪][泪]
2025年02月25日 15点02分
吧务
level 13
朴素的圆 楼主
io die 三星4工艺,155mm2
不知道塞了什么这么大
2025年02月16日 14点02分 3
塞了npu,4cu的核显,和小缓存呗
2025年02月17日 05点02分
@贴吧用户_J48PXSG 4lpp+的话还行吧,这可是exynos 2400御用工艺
2025年02月16日 14点02分
用三星工艺,这下网友们可以把待机功耗高的锅狠狠地甩给三星了[吐舌]
2025年02月16日 14点02分
没准有超大L4缓存
2025年02月17日 13点02分
吧务
level 13
朴素的圆 楼主
meteorlake是foveros比emib密度要更高
第一代emib 密度是55um
第三代emib 密度是36um
第一代foveros 密度是36um
第三代foveros omni 密度是25um
amd zen6采用台厂的类emib技术,应该不会超过这个数值
2025年02月16日 14点02分 4
吧务
level 13
朴素的圆 楼主
intel novalake猜测
首先intel将会采用内部和外部工艺制造compute tile,已由intel ceo确认
目前都认为外部工艺是n2
从时间上看内部工艺应该是18a-p或18a,不太可能是14a,但也有据称员工说novalake有14a
ipc
arctic wolf ipc对比zen6 正负1%,雷丘认为arctic wolf ipc提升为20%左右,再加上某泄露图片zen6提升10%,据此推断
coyote cove ipc应该有比较大的提升,但不太可能比arctic wolf好太多,感觉比arctic wolf 高5-10%的可能性比较大
2025年02月16日 14点02分 5
8+16+8+14+4的规模用N2成本得爆炸吧
2025年02月16日 15点02分
level 1
完全错误的推测,AMD在2026年绝对没有财力付大额定金下单台积电2nm,更别说是用上了。其次iodie目前传闻是epyc部分sku用三星的,消费端和出货主力依然用台积电来做
2025年02月16日 14点02分 6
zen6也有说27年才上的说法吧,novalake反而比较多消息是26年上
2025年02月16日 14点02分
@cristiansou 可能是zen6c的epyc采用2nm吧,就像zen5c的epyc 9965是3nm工艺,毕竟epyc相对于民用级溢价高,有oem厂商愿意买单就行,amd可以完全可以承担代工增加的成本
2025年02月16日 14点02分
有epyc io三星代工的说法,但消费级是不是用tsmc不清楚
2025年02月16日 14点02分
@朴素的圆 12核心面积没那么高,你就算n4p工艺,也就是106,加上架构变化,110多的面积,如果是n3e,估计能100不到
2025年02月16日 15点02分
吧务
level 13
amd不太可能用n2,最先进的制程比较贵,基本上只有手机芯片会上(8e/a18pro这类)不过io die换三桑还是有可能的(便宜)
2025年02月16日 14点02分 7
有epyc io三星代工的说法,但消费级是不是用tsmc不清楚
2025年02月16日 14点02分
用n3e
2025年02月16日 14点02分
面积估计100不到
2025年02月16日 14点02分
level 11
AMD的io一直都是很大的,9000系的122的面积
2025年02月16日 15点02分 8
level 11
至于里面塞了什么,核显呗,
2025年02月16日 15点02分 9
level 11
新io里面估计会塞npu,满足微软规范
2025年02月16日 15点02分 10
核显至少是lunarlake规格的,加上fsr4,桌面核显玩高分辨率3a的时代。
2025年02月16日 15点02分
npu害人啊
2025年02月16日 15点02分
@朴素的圆 你在做梦,lunar lake那个规模,是不可能给桌面的,你还不如说AMD的2cu核显变成6cu得了
2025年02月16日 15点02分
@(♡ര‿ര)给我看看 �我看看) :lunarlake等效4lpp 189面积,我在lunarlake compute die shot上比划一下,
2025年02月16日 15点02分
level 1
不缩肛就行
2025年02月16日 18点02分 11
level 5
amd很抠的哪会用n2[汗]
2025年02月16日 23点02分 12
level 1
我觉得ZEN6的CCD只是加了一半核心和等比例微缩而已,主要的进步在IOD身上(话说NPU也可以做GPU的工作所以很大几率是128SP换成48AIU,并且这个IOD可能是传说中组256C需要四个IOD的那款IOD型号)
2025年02月17日 12点02分 13
level 6
首先,咱假设条件下讨论,一个CCD的12核大核是吧,那另外一个CCD会是什么样子纯小核的话那得24核,纯大核的话12大核。但我觉得AMD更有可能做成6大12小的CCD加上12大核CCD。那么x3d会在那边使用。当然是12大核。为啥不是6核或者12小核的区域。6核是为游戏超频,12小核超频用的,这里下面不能叠加x3d,或者是x3d的效果一般。那你得到12大核的x3d会怎么样。
2025年02月18日 16点02分 14
别假设了
2025年02月22日 02点02分
level 1
zen6用N2只有一种可能,就是笔记本、桌面端、EPYC共享同一个CCD
2025年02月18日 19点02分 15
1